Navigation

    全志在线开发者论坛

    • Register
    • Login
    • Search
    • Categories
    • Tags
    • 在线文档
    • 社区主页

    发现个全志异构核soc的设计缺陷

    其它全志芯片讨论区
    2
    3
    1551
    Loading More Posts
    • Oldest to Newest
    • Newest to Oldest
    • Most Votes
    Reply
    • Reply as topic
    Log in to reply
    This topic has been deleted. Only users with topic management privileges can see it.
    • D
      duanlin LV 3 last edited by

      描述:
      除了主启动核的其他核,在启动后默认clock是关闭的。T113-i 是这样的,不知其他异构核soc是不是也这样设计的。

      问题:
      导致其他核依赖主启动核的用户image来开启自己。削弱了AMP的对等性。
      另外,无法脱离主启动核而单独jtag其他核。不可能存在单独操控其他核 IDE 的存在。

      建议
      bootrom里对其他核进行保守基本的配置,然后汇编几条二进制指令到其他核的tcm或预分配的共享ocm里,让其他核以低功耗模式停在汇编指令那里。
      后期如果考虑功耗问题,可以启动后再关clock,而不是启动后开clock。

      1 Reply Last reply Reply Quote Share 2
      • WhycanService
        WhycanService LV 8 last edited by

        这样做是降低功耗的。不然开机全开然后再关太傻了,而且没有配置reset vector核心空载也不行

        D 1 Reply Last reply Reply Quote Share 0
        • D
          duanlin LV 3 @WhycanService last edited by

          @whycanservice
          全开再关并不傻,因为有的场景是不需要关的。即使后关也不影响低功耗目的。
          反而言之,先不开,然后其他人自己开不开才叫真傻。
          有很多种方法可以停住core,没有vector并不影响。

          什么是 bootloader,是启动 core 的,那么一个异构 soc 的 bootloader(这里指的是一级bootrom)无论是异构系统的哪个 arch 的 core 负责 boot,应该做什么?应该 boot the soc 而不是 boot itself。

          1 Reply Last reply Reply Quote Share 0
          • 1 / 1
          • First post
            Last post

          Copyright © 2024 深圳全志在线有限公司 粤ICP备2021084185号 粤公网安备44030502007680号

          行为准则 | 用户协议 | 隐私权政策